dc.contributor.author |
Nimară, Sergiu |
|
dc.date.accessioned |
2019-03-19T08:00:26Z |
|
dc.date.accessioned |
2021-03-01T11:09:28Z |
|
dc.date.available |
2019-03-19T08:00:26Z |
|
dc.date.available |
2021-03-01T11:09:28Z |
|
dc.date.issued |
2016 |
|
dc.identifier.citation |
Nimară, Sergiu. Transient errors impact analysis for sub-powered CMOS circuits at multiple levels of abstraction of a digital system. Timişoara: Editura Politehnica, 2016 |
en_US |
dc.identifier.isbn |
9786063500985 |
|
dc.identifier.uri |
http://localhost:8080/xmlui/handle/123456789/359 |
|
dc.description.abstract |
Dezvoltarea de circuite integrate CMOS cu consum redus de energie a devenit critică pentru supravieţuirea industriei semiconductorilor. Metoda cea mai eficientă pentru atingerea acestui obiectiv este scăderea tensiunii de alimentare sub tensiunea de prag a tranzistoarelor nanometrice. În aceste condiţii, circuitele manifestă un comportament probabilistic, indus majoritar de variaţiile de proces, voltaj şi temperatură, precum şi de zgomot. Scopul cercetării îl constituie analiza impactului erorilor tranzitorii ale circuitelor CMOS subalimentate, la următoarele niveluri de abstractizare ale unui sistem digital: nivelul tranzistor, nivelul poartă logică şi nivelul registru. Abordarea propusă constă în extragerea probabilităţilor şi a modelelor de defectare la nivel tranzistor şi folosirea acestor rezultate pentru dezvoltarea unor metodologii de evaluare a fiabilităţii la nivelurile superioare de abstractizare. |
en_US |
dc.language.iso |
en |
en_US |
dc.publisher |
Timişoara: Editura Politehnica |
en_US |
dc.relation.ispartofseries |
14 Calculatoare și Tehnologia Informației;32 |
|
dc.subject |
Circuite CMOS |
en_US |
dc.subject |
Fiabilitate energetică |
en_US |
dc.subject |
Tehnici de optimizare |
en_US |
dc.subject |
Teză de doctorat |
en_US |
dc.title |
Transient errors impact analysis for sub-powered CMOS circuits at multiple levels of abstraction of a digital system |
en_US |
dc.type |
Thesis |
en_US |